製品情報
iEB-KXU2は、リアルタイム画像処理回路開発をターゲットとした4K60Hz入出力対応のFPGA基板です。
画像の入出力インターフェースはHDMI2.0です。
FPGA の画像入出力に取り扱いの容易なLVDS を採用しており、付属のレジスタコンパイラ※やレジスタアクセスツール(WREG2400.exe)を用いることで、周辺回路の開発・デバックに煩わされることなく本来の開発に注力いただけます。
※レジスタコンパイラは、FPGA内部の制御用レジスタとSPI I/Fを定義表から生成するツールです。
画像入出力インターフェース仕様
-
画像入力:HDMI2.0(up to 4K60Hz) x 4(HDCP非対応)
-
画像出力:HDMI2.0(up to 4K60Hz) x 4(HDCP非対応)
制御インターフェース仕様
- FPGA制御
- FPGAコンフィグレーション
- HDMI Tx/Rx制御
|
: | USB (Type-C or Mini-B)経由でPCよりSPIで制御又は、DIPSW切替で基板上の搭載マイコン(LPC1769:主制御)からSPIで制御 |
|
: | USB(Micro-B)経由でPCからSPI Flashにmcsなどをダウンロード |
|
: | 基板上の搭載マイコン(LPC1769:HDMI制御専用)からI2Cで制御 |
搭載デバイス
- FPGA
- フレームメモリ
- シリアルフラッシュ
- マイコン(FPGA用主制御)
- マイコン(HDMI Tx/Rx用)
- HDMI Rx
- HDMI Tx
- USB I/F
- クロックジェネレータ
|
: | AMD Kintex UltraScale XCKU115-2FLVA1517E FPGAとHDMI Tx/Rxの画像I/FはすべてLVDS I/F |
|
: | Micron DDR4 x16bit x4pcs up to 2400Mbps |
|
: | Micron 512Mbit Quad SPI 1.8V動作 x1pcs Infineon 512Mbit Quad SPI 3.3V動作 x1pcs Micron 1Gbit Quad SPI 3.3V動作 x1pcs(コンフィグ用) |
|
: | NXP LPC1769 x1pcs SPIで制御 Dsub(RS-232C)で基板外部とI/F可能 |
|
: | NXP LPC1769 x1pcs I2Cで制御 |
|
: | ITE IT68052(HDMI2.0 Rx to LVDS) x 4pcs(HDCP非対応) |
|
: | ITE IT6264 (LVDS to HDMI2.0 Tx) x 4pcs(HDCP非対応) |
|
: | FTDI FT2232H(USB to SPI/I2C/UARTコンバータ) |
|
: | TI CDCE949(ユーザクロック4系統をFPGAと接続、I2Cで制御) |
特長
DIPSW切替により外部PC制御(USB経由)又は、搭載マイコン制御を選択可能
外部PCから制御の場合付属PC用アプリケーション WREG2400.exeで制御
レジスタレベルのプログラミング可能
電源
+12V(4A max)
基板サイズ
250mm x 250mm
同梱ソフトウエア
WREG2400(レジスタ設定プログラム)
Brochure Download(PDF)
ブロック図
すべての アイチップス製品名および アイチップス製品ロゴは アイチップス・テクノロジー株式会社の商標または登録商標です。
HDMI、High-Definition Multimedia Interface、HDMIロゴは、米国およびその他の国におけるHDMI Licensing Administrator, Inc.の商標または登録商標です。
AMD、Xilinx、Kintex、UltraScaleは、米国およびその他各国のAdvanced Micro Devices, Inc.の商標または登録商標です。
その他の会社名または製品名は、各社の商標または登録商標です。